造价通
更新时间:2026.04.12
实验13VHDL三态门

格式:pdf

大小:992KB

页数: 5页

实验十三 三态门、 OC门的设计与仿真 一、实验内容 1.在 Quartus II 中用逻辑图和 VHDL语言设计三态门,三态门的使能端对低电平有效。 2.在 Quartus II 中用逻辑图和 VHDL语言设计一个 OC门(集电极开路门)。 二、电路要求 三态门、 OC门的逻辑图; 用 VHDL语言设计三态门、 OC门,用尽量多的方法来描述; 三、电路功能介绍 1.三态门,又名三态缓冲器( Tri-State Buffer ) 用途:用在总线传输上,有效而又灵活地控制多组数据在总线上通行,起着交通信号灯 的作用。 逻辑图 真值表 EN A OUT 0 0 Hi-Z 0 1 Hi-Z 1 0 0 1 1 0 VHDL程序 行为描述: 结构体描述: 波形图 2.OC门,又名集电极开路门( opndrn) 用途:集电极开路门( OC门)是一种用途广泛的门电路。典型应用是可以实 现线与的功能。

三态光纤通信收发器的设计与实现

格式:pdf

大小:190KB

页数: 3页

针对三态光纤通信的原始设计光路图,依据可控光源的特点和时间冗余技术,提出了2种相应的光路简化方案,得到了较易实现的工程光路图,通过液晶器件实现偏振键控,以嵌入式系统控制液晶器件的显示,制作了一台三态光纤通信收发器,实现了单工、单光纤、单信道的三态光纤通信。试验证明了三态光纤通信原理的正确性和可行性,为三态光纤通信走向实用奠定了实验基础。

热门知识

三态门输出高阻状态时

精华知识

三态门输出高阻状态时

最新知识

三态门输出高阻状态时
点击加载更多>>
专题概述
三态门输出高阻状态时相关专题

分类检索: