造价通
更新时间:2026.04.11
硬件流水处理器设计

格式:pdf

大小:1.1MB

页数: 3页

利用核内空闲资源加速单线程程序执行的方法,将可并行的代码安排在核内空闲单元上执行,实现代码块在核内的流水操作,从而设计一种具有循环加速能力的硬件流水处理器,可通过改变取值结构和寄存器分配逻辑获得编译器的支持。结果表明,应用该处理器后的spec2000测试程序执行性能提升了40%。

局部流水FFT处理器设计

格式:pdf

大小:476KB

页数:

讨论局部流水FFT处理器中的两个主要模块:蝶形运算流水线和地址产生器的设计.基于对基2蝶形单元的"深"反馈,提出一种称之为R2SD2 F(radix-2single"deep"delay feedback,基2单路深度延时反馈)的流水线结构.该流水线中的蝶形处理单元仅由两个复数加法器组成,可以工作在基4/基2/直通三种模式下,因此由两个如此蝶形处理单元组成的R2SD2F流水线可以在一次循环中选择完成基16/基8/基4/基2运算.在完成长为N(假定N为4的整数次幂)点的DFT运算时,该流水线所需的主要硬件有log4N-1个复数乘法器和2log4N个复数加法器.作为一个整体,给出局部流水FFT处理器中的地址产生方法和旋转因子存取结构.

热门知识

显卡流处理器

精华知识

显卡流处理器

最新知识

显卡流处理器
点击加载更多>>
专题概述
显卡流处理器相关专题

分类检索: